上下拉电阻的作用

2023-05-16


这是在论坛上收集到的一些总结:


一、OC、OD门,这种门结构如果不做上拉的话,是不能实现电平的高底跳变的,不能实现跳变,便不能表征数据


二、驱动能力,我们看很多的CPU或者MCU的UART端口上都会上拉电阻(有的为单端上拉,有的双端都上拉),目的就是为了提高驱动能力,保证距离的长度不会影响数据的幅度能在接受端正确采样,曾经自己还很好奇的将一些产品的上拉去掉,测试证实,仍旧可以完成到PC之间RS232的正常通讯的,也能保证双机UART通讯的完成
(这个上拉(例子中的上拉)不是提高驱动能力的,而是为了保证没有数据传输时,保持“1”。驱动能力是RS-232保证的,不是在UART上保证的)


三、阻抗匹配,大家知道,在传输理论中,高速(切记,不是高频)信号的传输中,因部线等原因造成的延迟很可能与信号上升沿时间比拟的时候(经验证实,一般部线大于1inch时),如果匹配不好,就会造成反射(ringing),而在匹配中有很多方式,这里我就简单说一下终端匹配中常用的接法就是上拉和下拉电阻。

(这个内部上拉没有什么匹配作用,一般上拉下拉阻抗匹配一般用在接收端,而且阻值不会很大,在对功耗要求严格的情况下不会使用)


四、不同电平之间的匹配,比如CMOS和TTL之间在进行互连通讯的时候,大家查阅一下手册,就会发现,两种电平是不相同的,为了保证高低电平的正确表达,就需要上拉和下拉来完成不同器件之间0 1的翻译。


加上下拉电阻有时候就是为了在初始化或者某些不确定状态下让某些信号引脚处于确定的状态.

本文内容由网友自发贡献,版权归原作者所有,本站不承担相应法律责任。如您发现有涉嫌抄袭侵权的内容,请联系:hwhale#tublm.com(使用前将#替换为@)

上下拉电阻的作用 的相关文章

随机推荐