Python
Java
PHP
IOS
Android
Nodejs
JavaScript
Html5
Windows
Ubuntu
Linux
第十六章 Chisel入门——搭建开发环境
用于编写Chisel的Scala内容已经全部讲完了 下面就可以正式进入Chisel的学习之旅了 有兴趣的读者也可以自行深入研究Scala的其它方面 不管是日后学习 工作 或是研究Chisel发布的新版本 都会有不少的帮助 在学习Chisel
scala
Chisel
RISCV
RISC-V --rocket-chip generator介绍及其仿真使用
最近工作使用 rocket chip generator 仿真非极大值抑制算法 C语言编写 分析其时序模型和riscv汇编指令 这里将rocket chip generator的使用方法总结一下 说明 使用的rocket chip gene
RISCV
硬件原理
第二十五章 Chisel进阶——隐式参数的应用
用Chisel编写的CPU 比如Rocket Chip RISCV Mini等 都有一个特点 就是可以用一个配置文件来裁剪电路 这利用了Scala的模式匹配 样例类 偏函数 可选值 隐式定义等语法 本章内容就是来为读者详细解释它的工作机制
scala
Chisel
RISCV
RISC-V相关的开源项目
和RISC V相关的有如下一些开源项目 工具链 1 riscv tools 基本上所有RISC V相关工具链 仿真器 测试的宏项目 包含以下的项目 riscv gnu toolchain GNU工具链 riscv gcc GCC 编译器 r
开源硬件
RISCV
RISC
开源
开源项目
统信桌面操作系统产线总经理王耀华:深度开源社区的十五年运营路
深度 deepin 社区是以桌面操作系统为主的开源社区 已经持续运营15年 有接近13万的注册用户 全球下载超过8000万 海外超过300万 并基于deepin衍生出ubuntuDDE manjaro deepin等多个发行版本 2022
第十七届开源中国开源世界高峰论坛
RISCV
Ubuntu
Chisel教程——14.(完结篇)Scala和Chisel中的数据类型
完结篇 Scala和Chisel中的数据类型 完结篇开头的碎碎念 这是这个系列的最后一篇文章了 官方的Chisel Bootcamp中后面还有FIRRTL相关的内容 但设计一个RISC V CPU这样的目标 靠本系列文章讲述的内容已经足够了
Chisel速成班教程
scala
RISCV
fpga开发
Chisel
吃透Chisel语言.15.Chisel模块详解(二)——Chisel模块嵌套和ALU实现
Chisel模块详解 二 Chisel模块嵌套和ALU实现 稍微复杂点的硬件设计就需要用嵌套的模块层级来构建了 上一篇文章中实现的计数器其实就是个例子 计数器内部嵌套了一个寄存器 一个Mux和一个加法器 这一篇文章就仔细讲解模块之间是怎么连
吃透Chisel语言!!!
Chisel
RISCV
fpga开发
计算机体系结构
RISC-V新进展!deepin 成功适配VisionFive 2
RISC V指令集是基于精简指令集计算 RISC 原理建立的开放指令集架构 ISA RISC V则是在指令集不断发展和成熟的基础上建立的全新指令 RISC V指令集完全开源 设计简单 拥有模块化的设计 完整的工具链 易于移植Unix系统 以
RISCV
计算机体系结构基础知识介绍之缓存性能的十大进阶优化之编译器优化和硬件预取(六)
优化七 编译器优化 降低miss率 处理器和主内存之间不断扩大的性能差距促使编译器编写者仔细检查内存层次结构 看看编译时优化是否可以提高性能 再次 研究分为指令缺失的改进和数据缺失的改进 接下来介绍的优化可以在许多现代编译器中找到 有些程序
计算机体系结构学习笔记
缓存
RISCV
嵌入式硬件
RISC-V IDE MRS使用笔记(三):提升浮点计算效率
RISC V IDE MRS使用笔记 三 提升浮点计算效率 MRS内置CH32V30X系列芯片 此系列芯片支持FPU 浮点计算单元 想要打开时需要开启相应的扩展 如下图所示 此时如果编译单精度类型的浮点变量 就会启用FPU进行浮点计算 提高
RISCV
RISCV IDE
ARM IDE
MCU
5. Linux-riscv内存管理21-24问
文章目录 2 5 在中断上下文中能不能调用包含GFP KERNEL分配掩码的内存分配函数 2 5 1 zone水位 2 5 2 GFP ATOMIC 2 5 3 在使用GPF KERNEL情况下 什么时候才睡眠 2 5 在中断上下文中能不能
Linuxriscv内存管理120问
Linux
RISCV
RISC-V学习笔记【系统设计】
蜂鸟E200系列处理器简介 特色 开源 免费 高能效比 针对IoT领域设计 支持RV32I E A M C F D等指令子集和机器模式 2级流水线 功耗和性能均优于主流商用的ARM Cortex M处理器 提供完整的配套SoC 包括中断控制
IC设计
RISCV
CPU
RISC
SoC
chisel快速入门(二)
上一篇见此 chisel快速入门 一 沧海一升的博客 CSDN博客简单介绍了chisel 使硬件开发者能快速上手chisel https blog csdn net qq 21842097 article details 121415341
Chisel
数字IC
HDL
RISCV
RISC-V指令集是一种精简的、可编程的指令集,它主要用于实现各种复杂的数据处理与控制任务。它提供了一系列简单的、可编程的指令,可以用来实现复杂的操作,比如addi指令,它可以将一个常数(如0x1)加...
RISC V指令集是一种精简可编程的指令集 可以用来实现复杂的数据处理和控制操作 它提供了一系列简单可编程的指令 例如addi指令 它可以将一个常数加到寄存器中 并将结果存储到另一个寄存器中 从而实现特定的操作
RISCV
GDB --- GUN Debugger
gdb GNU DeBugger 是一个调试器 这对一个程序员是必不可少的 是GCC的标准组件之一 它是 Ada C C Go 与 Rust 等源代码级调试器语言 它可以在最流行的 GNU Linux Unix 和 Windows 变体上运
RISCV
markdown
编辑器
编程语言
Chisel Tutorial(五)——Bundles与Vecs
以下内容依据2015 7 10版的Chisel 2 2 Tutorial整理 此处的Bundles Vecs就不翻译了 免得因为翻译不准引起一些误解 童鞋们有没有好的建议 lt
RISCV
Chisel
Rocket
处理器
chisel快速入门(三)
前一篇见此 chisel快速入门 二 沧海一升的博客 CSDN博客简单介绍了chisel 使硬件开发者能快速上手chisel https blog csdn net qq 21842097 article details 121418806
Chisel
数字IC
HDL
RISCV
RISC-V IDE MRS使用笔记(九):使用WCH-LinkW实现无线下载、调试
RISC V IDE MRS使用笔记 九 使用WCH LinkW实现无线下载 调试 1 硬件环境 WCH LinkW无线仿真调试器2块 CH32V307开发板1块 2 软件环境 MRS V185版本 3 无线仿真调试器配对与连接 通过WCH
RISCV
RISCV IDE
ARM IDE
笔记
«
1
2
3
4
5